XC6SLX75-3CSG484C FPGAのシステム内プログラム可能なゲート・アレーBGA484 XC6SLX75
XC6SLX75-3CSG484C
,FPGA Field Programmable Gate Array
,XC6SLX75
XC6SLX75-3CSG484C FPGA -システム内プログラム可能なゲート・アレーBGA484 XC6SLX75
記述
Spartan®-6家族は大量の適用に最も低い総額を一流のシステム統合の機能に与える。13メンバー家族は3,840及ぶ拡大された密度から前のスパルタ式家族のパワー消費量半分のの147,443個の論理の細胞に、およびより速い、広範囲の結合性を提供する。費用、力および性能の最適のバランスを提供する成長した45 nmのローパワー銅の加工技術で造られて、スパルタ式6家族は作り付けのシステム レベルのブロックの新しい、より有効な、二重記録の6入力参照用テーブル(LUT)の論理そして豊富な選択提供する。これらは18のKb (2 X 9 Kb)のブロックのラム、第二世代DSP48A1の切れ、SDRAMの記憶コントローラー、高められたミックス モードの時計管理ブロック、SelectIO™の技術、poweroptimized高速連続トランシーバーのブロック、PCI Express®の多用性がある終点のブロック、高度のシステム レベル力管理モードを含んでいたり、AESおよび装置DNAの保護のコンフィギュレーション オプションおよび高められたIPの保証を自動検出する。これらの特徴は前例のない使い易さを注文ASICプロダクトに低価格のプログラム可能な代わりに与える。FPGAsのスパルタ式6の提供大量の論理の設計、消費者志向のDSPの設計および費用に敏感な埋め込まれた適用のための最もよい解決。スパルタ式6のFPGAsは彼らの開発サイクルが始まるとすぐデザイナーが革新に焦点を合わせることを可能にする統合ソフトおよびハードウェアを提供する目標とされた設計プラットホームのためのプログラム可能なケイ素の基礎である
特徴
•スパルタ式6家族:
•スパルタ式6 LX FPGA:最大限に活用される論理
•スパルタ式6 LXT FPGA:高速連続結合性
•安価のために設計されている
•多数の有効な統合されたブロック
•入力/出力の標準の最大限に活用された選択
•ぐらつかせたパッド
•大量のプラスチック ワイヤー担保付きのパッケージ
•低い空電および動的力
•費用および低い電力のために最大限に活用される45 nmプロセス
•ゼロ力のためのパワー モードは冬眠する
•モードを維持する国家そして構成をとの中断しなさい
マルチピンの目覚しの制御強化
•ローパワー1.0V中心の電圧(唯一のLX FPGAs、-1L)
•高性能1.2Vの中心の電圧(LXおよびLXT
FPGAs、-2、-3、および-3Nの速度の等級)
•複数の電圧、multi-standard SelectIO™インターフェイス銀行
•差動入力/出力ごとの1,080までMb/sのデータ転送率
•選択可能な出力ドライブ、ピンごとの24までmA
•1.2V入力/出力の標準および議定書への3.3V
•低価格HSTLおよびSSTLの記憶インターフェイス
•ホット スワップ承諾
•調節可能な入力/出力は信号の保全性を改善するためにスルー・レートを
•LXT FPGAsの高速GTPの連続トランシーバー
•3.2までGb/s
•高速インターフェイスを含む:連続ATAのオーロラ、
1Gイーサネット、OBSAI明白な、PCI CPRI、EPON、
GPON、DisplayPortおよびXAUI
•PCIの明白な設計(LXT)のための統合された終点のブロック
•と互換性がある低価格PCI®の技術サポート
33のMHz、32 -および64ビットの指定。
•有効なDSP48A1切れ
•高性能算術および信号処理
•速く18 x 18乗数および48ビット蓄積装置
•導管で送り、滝のように落ちる機能
•フィルター塗布を助ける前加算機
•統合された記憶コントローラーのブロック
•DDR、DDR2、DDR3およびLPDDRサポート
•データ転送速度800までMb/s (12.8 Gb/sのピークの帯域幅)
•減るべき独立した先入れ先出し法の複数の港バス構造
設計タイミング問題
•高められた論理容量の豊富な論理資源
•任意シフト レジスタか分散RAMサポート
•有効な6入力LUTs性能を改善するため
力を最小にしなさい
•パイプラインの中枢的な塗布のための二重フリップフロップのLUT
•粒度の広い範囲とのブロックのRAM
•バイトの速いブロックのRAMは書くために可能になる
•2として任意にプログラムすることができる18のKbのブロック
独立した9つのKbのブロックのラム
•高められた性能のための時計管理タイル(CMT)
•低雑音、適用範囲が広い時間を記録すること
•デジタル時計のマネージャー(DCMs)は時計のゆがみを除去する
そして使用率のゆがみ
•低ジッターの時間を記録することのためのPhase-Lockedループ(PLLs)
•同時乗法の頻度統合、
分割および段階の転移
•16の低ゆがみの全体的な時計ネットワーク
•簡単だった構成は、低価格の標準を支える
•2ピンは構成を自動検出する
•広い第三者SPI (x4まで)および抜け目がないサポート
•JTAGの機能が豊富なXilinxのプラットホームのフラッシュ
•倍数の遠隔改善のためのMultiBootサポート
番犬の保護を使用してbitstreams、
•設計保護のための高められた保証
•設計証明のための独特な装置DNAの鑑定器
•より大きい装置のAESのビットストリームの暗号化
•高められた、安価とのより速い埋め込まれた処理、
MicroBlaze™の柔らかいプロセッサ
•Industry-leading IPおよび参照の設計
CM GROUPに年の経験および専門QCのチームに基づいて元のICの強い源がある。私達は顧客が適度な費用の時間に物質的になることができるように源の元のブランドICにfactroy EMSを助ける。
XC6SLX45-2CSG484C
XC6SLX75-3CSG484C
XC6SLX75T-3CSG484C

W25N01GVZEIG SLC否定論履積のフラッシュ・メモリIC 3V 1GはWinbond TW SPIをかんだ

PF48F4400P0VBQEK 新しい原産物

DSPIC30F3011-30I/PTのフラッシュ・メモリICの新しく、元の在庫

IR2110PBFの新しく、元の在庫

S25FL032P0XMFI010 SOP8 104MHzのフラッシュ・メモリICの破片

W25Q80DVSNIGの連続抜け目がない破片3V 8Mビット二重クォードのSpiの記憶集積回路

MOSの管分野効果単一チップドライブPWM ControladorモジュールIRF520

MAX485の485へのRS-485モジュールへのRS485モジュールTTL TTL

SKY65336-11 新しい原産物
イメージ | 部分# | 記述 | |
---|---|---|---|
![]() |
W25N01GVZEIG SLC否定論履積のフラッシュ・メモリIC 3V 1GはWinbond TW SPIをかんだ |
FLASH - NAND (SLC) Memory IC 1Gbit SPI - Quad I/O 104 MHz 7 ns 8-WSON (8x6)
|
|
![]() |
PF48F4400P0VBQEK 新しい原産物 |
FLASH - NOR (MLC) Memory IC 512Mbit CFI 52 MHz 110 ns 64-LBGA (11x13)
|
|
![]() |
DSPIC30F3011-30I/PTのフラッシュ・メモリICの新しく、元の在庫 |
dsPIC dsPIC™ 30F Microcontroller IC 16-Bit 30 MIPs 24KB (8K x 24) FLASH 44-TQFP (10x10)
|
|
![]() |
IR2110PBFの新しく、元の在庫 |
Half-Bridge Gate Driver IC Non-Inverting 14-DIP
|
|
![]() |
S25FL032P0XMFI010 SOP8 104MHzのフラッシュ・メモリICの破片 |
FLASH - NOR Memory IC 32Mbit SPI - Quad I/O 104 MHz 8-SOIC
|
|
![]() |
W25Q80DVSNIGの連続抜け目がない破片3V 8Mビット二重クォードのSpiの記憶集積回路 |
FLASH - NOR Memory IC 8Mbit SPI - Quad I/O 104 MHz 8-SOIC
|
|
![]() |
MOSの管分野効果単一チップドライブPWM ControladorモジュールIRF520 |
N-Channel 100 V 9.2A (Tc) 60W (Tc) Through Hole TO-220AB
|
|
![]() |
MAX485の485へのRS-485モジュールへのRS485モジュールTTL TTL |
1/1 Transceiver Half RS422, RS485 8-uMAX/uSOP
|
|
![]() |
SKY65336-11 新しい原産物 |
RF Front End 2.4GHz ISM 28-MCM (8x8)
|