THS8135PHPのデータ変換装置IC DACの三倍10B 240MSPSビデオDAC
dac integrated circuit
,da converter chip
THS8135PHPのデータ変換装置IC DACの三倍10B 240MSPSビデオDAC
特徴
- 三重10ビットD/Aコンバーター
-
240-MSPS操作
-
YPbPr/RGBの正しくどちらかの完全な(0-1023)またはビデオ(ITU-R.BT601)迎合的な入れられたコード範囲のために置かれる構成可能の削除レベル、
-
非ビデオ塗布のための一般的な三重DACモード
-
標準的なビデオ レベルへの二重終えられた75-Ω負荷のディレクト・ドライブ
-
3x10は4:4をかんだ:4つ、2x10は4:2をかんだ:2つまたは1x10は4:2をかんだ:2 (ITU-R.BT656)多重型にされたYCbCr/GBRは入力データのフォーマットを
記述
•Bi-Level (EIA)または三レベルの(SMPTE)同時性の生成
•統合された同時性緑/光または同時性オンすべての合成の同時性の挿入
•内部電圧参照
•3.3-Vアナログおよび1.8-VデジタルSuplyのレベルからのローパワー操作
適用
-
高品位テレビ(HDTV)のセット トップ ボックス/受信機/表示
-
高解像の画像処理
記述
THS8135はビデオ/グラフィックの塗布の使用のために一般目的の三重の高速D/Aのコンバーター最大限に活用したである。装置は3.3-Vアナログおよび1.8-Vデジタル供給から作動する。THS8135性能はサンプリング レートで240までMSPS保証される。THS8135はbi-level/三レベルの同時性および削除の水平な生成のための3つの10ビットD/Aコンバーターそして付加的な回路部品から成っている。ビデオDACモードの最も低いビデオ広さの出力にdcのオフセットを提供することによって、装置は緑/光(/同時性Yで同時性緑の)チャネルだけのまたはビデオ適用のためのすべてのチャネルの(否定的な) bi-levelまたは(否定的/肯定的)三レベルの同時性を挿入できる。一般的なDACモードはこの装置を非ビデオ塗布のために適したように同様にするこのdcのオフセットを避ける。
THS8135はTHS8133へ足跡互換性がある機能改善である。さらに、THS8135はUXGA (1600x1200)の決断まで85のHzですべてのPCのグラフィックのフォーマットおよびHDTVを含むすべての実用的なデジタルTVのフォーマットのためのoversampledビデオ デジタル化のためのより高い更新率を可能にする。かなりoversamplingのためのサポートはDACの後ろで必要なアナログの復元フィルターの複雑さを減らす。
標準的なビデオ レベルは完全な10ビット入力コード範囲のために発生させることができる。また、同じレベルはビデオ試し標準的なITU-R.BT-601に迎合的な減らされた入力コード範囲から達することができる。その場合では、DACのフル・スケールの範囲は装置のRGBかYCbCrの色空間構成に依存している。RGB操作のために形成されたとき、完全なビデオ出力の振動は入力コードのためにすべてのチャネルの64-940達される。YCbCr操作のために形成されたとき、Yのコード範囲64-940およびコードは64-960 Cbの及び、Crチャネルはこれらの色の部品で内部広さのスケーリングを使用して完全な出力振動を発生させる。装置はITU- R.BT601の違法色か超黒い/超白のレベルの生成を許可するITU-R.BT601範囲の外の以下/オーバーシュートを収容するためにあき高を提供する。
アナログ出力の参照(削除)のレベルの挿入のためのデジタル制御の入力は含まれている。削除レベルの広さはRGBかYPbPrの構成の出力と完全なか減らされた入力コード範囲のために構成可能である。挿入された同時性の出力広さにフル・スケールのビデオ広さへの必須の7:3の比率が常にある。
現在ステアリングDACsは抵抗負荷で電圧出力を作り出すために直接終えることができる。装置は最大出力の現在のドライブの柔軟な設定を提供する。装置出力運転者はとりわけ片端接地の二重の終えられた75-Ω同軸ケーブルに直接接続されたとき標準的なビデオ出力レベルを作り出すように設計されていた。
わかっていてこと重大な適用の供給、標準的な保証および使用に関する重要な通知のであって下さい
それにテキサス・インスツルメントの半導体製品および放棄はこのデータ用紙の端に現われる。2PowerPADはテキサス・インスツルメントの商標である。
入力データのフォーマットはどちらかの3x10ビット4:4である場合もある:4の2x10ビット4:2:2、または1x10ビット4:2:2。これはITU-R.BT656を発生させる部品を含むビデオDSP/ASICsの広い範囲に直接インターフェイスを書式作成したアウトプット データを可能にする。但し、THS8135はITU-R.BT656入力から埋め込まれたSAV/EAVの同時性コードを得ないのできちんと出力に合成の同時性を挿入する特定の入力同期信号を必要とする。他の余分機能性と共に、この特徴は派生的な装置(THS8200)で利用できる。
TA |
包まれた装置(2) TQFP-48 PowerPADTM |
0°Cへの70°C |
THS8135PHP |

W25N01GVZEIG SLC否定論履積のフラッシュ・メモリIC 3V 1GはWinbond TW SPIをかんだ

PF48F4400P0VBQEK 新しい原産物

DSPIC30F3011-30I/PTのフラッシュ・メモリICの新しく、元の在庫

IR2110PBFの新しく、元の在庫

S25FL032P0XMFI010 SOP8 104MHzのフラッシュ・メモリICの破片

W25Q80DVSNIGの連続抜け目がない破片3V 8Mビット二重クォードのSpiの記憶集積回路

MOSの管分野効果単一チップドライブPWM ControladorモジュールIRF520

MAX485の485へのRS-485モジュールへのRS485モジュールTTL TTL

SKY65336-11 新しい原産物
イメージ | 部分# | 記述 | |
---|---|---|---|
![]() |
W25N01GVZEIG SLC否定論履積のフラッシュ・メモリIC 3V 1GはWinbond TW SPIをかんだ |
FLASH - NAND (SLC) Memory IC 1Gbit SPI - Quad I/O 104 MHz 7 ns 8-WSON (8x6)
|
|
![]() |
PF48F4400P0VBQEK 新しい原産物 |
FLASH - NOR (MLC) Memory IC 512Mbit CFI 52 MHz 110 ns 64-LBGA (11x13)
|
|
![]() |
DSPIC30F3011-30I/PTのフラッシュ・メモリICの新しく、元の在庫 |
dsPIC dsPIC™ 30F Microcontroller IC 16-Bit 30 MIPs 24KB (8K x 24) FLASH 44-TQFP (10x10)
|
|
![]() |
IR2110PBFの新しく、元の在庫 |
Half-Bridge Gate Driver IC Non-Inverting 14-DIP
|
|
![]() |
S25FL032P0XMFI010 SOP8 104MHzのフラッシュ・メモリICの破片 |
FLASH - NOR Memory IC 32Mbit SPI - Quad I/O 104 MHz 8-SOIC
|
|
![]() |
W25Q80DVSNIGの連続抜け目がない破片3V 8Mビット二重クォードのSpiの記憶集積回路 |
FLASH - NOR Memory IC 8Mbit SPI - Quad I/O 104 MHz 8-SOIC
|
|
![]() |
MOSの管分野効果単一チップドライブPWM ControladorモジュールIRF520 |
N-Channel 100 V 9.2A (Tc) 60W (Tc) Through Hole TO-220AB
|
|
![]() |
MAX485の485へのRS-485モジュールへのRS485モジュールTTL TTL |
1/1 Transceiver Half RS422, RS485 8-uMAX/uSOP
|
|
![]() |
SKY65336-11 新しい原産物 |
RF Front End 2.4GHz ISM 28-MCM (8x8)
|